技术新闻 09-04
恭喜以下选择易灵思赛道的同学获得2023年嵌入式芯片与系统设计竞赛-FPGA创新设计竞赛全国总决赛奖项:
一等奖(共5支队伍):
0122 Higari
0164 学妹不来我们队
0832 康师傅怡宝冰鸿茶
1276 啊顶顶顶
1381 电子小昆虫
二等奖(共11支队伍):
0021 深度不学习
0246 不懈尝试
0292 兵王男团
0293 随缘拿奖
0456 RunningCyborg
0563 四两拨千斤之奇迹创造队
0828 动起来
1334 小飞船来喽
1852 随便叫一个
1943 银河护卫队
2767 L.C.L
三等奖(共15支队伍):
0069 时序都队
0447 ABI
0692 熬夜不队
0733 洞察瞬息
0912 兜兜转转
1047 灭灯大师
1195 求生之路
1248 梦之翼
1404 代码都对
1461 自然选择队
1677 蒸蒸日上队
1792 生活就是自然
2057 遇到困难不摸鱼队
2493 崩坏星穹
2526 早睡早起去学习
恭喜所有获奖同学,下面请欣赏获得“易灵思杯”奖项的优秀作品。
获奖队伍:Higari (南京邮电大学)
作品名称:基于RISC-V处理器调度与数据统计的多算法视频缩放系统
所获奖项:全国总决赛一等奖+易灵思杯奖
受限于传统边缘计算设备算例限制,视频图像处理速度较慢。而FPGA的并行处理可以有效解决这一问题。系统由易灵思16nmFPGA作为主控,运用最近邻插值、双线性插值、双三次插值等线性插值以及基于边缘信息插值等非线性插值。同时引入RISC-V核作为数据统计和浮点数运算核心。RISC-V作为处理器具有多种接口,大大增强了程序的可拓展性,后续引入串口数据包和上位机的GUI通信实时显示分辨率等信息。并且使用了红外遥控实现了任意比例的无极缩放,更贴近用户日常需求。
该作品的两点在于比其他同类作品尝试了更多的算法,并对各类算法进行了效果对比,完成度高, 人机交互也比较友好,在同类作品中较为突出。
本作品设计基于易灵思国产FPGA片内的可编程逻辑资源,使用进位链传输延迟进行时间插值,完成小于50ps的高分辨率时间间隔测量。本项目作品设计的TDC具有测量分辨率高,测量量程宽、测量速度快的优点。本项目作品TDC主要由粗测单元、细测单元、自校准单元、数据处理单元四部分组成。粗测单元完成全量程时间的计数测量;细测单元完成零头时间的高分辨率时间插值测量;自校准单元用于测量数据的补偿和校准,用大量随机序列遍历进位链,生成携带链路特征信息的映射表,后续测量中进位链采样结果经编码后作为映射地址,从而得到映射结果作为细测结果;数据处理单元完成TDC测量值的解算。特点:
1、 测量分辨率高:<50ps;
2、 测量量程宽:0ns-1000s;
3、 测量速度快:30ns;
4、 自动补偿及校准;
选题方向契合易灵思FPGA技术特点,具有较高实用价值,作品完成度高,文档撰写规范,视频展示全面。测量效果非常好,具有很广的工程应用价值。
本次竞赛是易灵思首次参与协办,我们将继续积极响应,不断提升我们的相关配套支持与专业技术团队,为学生提供更好的帮助与支持,也欢迎各位高校师生学子尝试使用我们的平台,有任何建议可点击下方“发消息”给我们留言,感谢各位老师同学对易灵思的认可!
我们期待明年再见!